Your position:index >> Industry information
PCB打样设计如何尽可能的达到EMC要求,又不致造成太大的成本压力?
2015/8/20 10:18:34 0Human comments 2032Browse Classification:PCB Design Selection

buy accutane europe

buy accutane singapore

Amitriptyline for Nerve Pain

amitriptyline online

PCB打样

PCB板打样中PCB板上会因EMC而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了ferrite bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过EMC的要求。以下仅就PCB板的设计技巧提供几个降低电路产生的电磁辐射效应。 

1>尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。 
2>注意高频器件摆放的位置,不要太靠近对外的连接器。 
3>注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path), 以减少高频的反射与辐射。 
4>在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。 
5>对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到chassis ground。 
6>可适当运用ground guard/shunt traces在一些特别高速的信号旁。但要注意guard/shunt traces对走线特性阻抗的影响。 
7>电源层比地层内缩20H,H为电源层与地层之间的距离。 
Online Service